分析电路的逻辑功能,并写出Y1和Y2的逻辑表达式

2020-12-01 21:59:52 字数 2981 阅读 3807

1楼:

y1=abc+(a+b+c)y2`

y2=ab+ac+bc

电路功能是三人表决器.

两人以上通过,y2=1;y1是进一步表示细节,全部通过和只有一人通过,y1=1.

结合y1、y2的结果:

y1=0,y2=0,全票否决.

y1=1,y2=0,两票否决.

y1=0,y2=1,两票通过.

y1=1,y2=1,全票通过.

真值表自己做.

分析下图所示电路的逻辑功能: (1)写出y1, y2的表达式; (2)列出真值表;

2楼:匿名用户

这个逻辑图的功能是两个一位二进制全加器电路。原图还有错误,就是左下角与非门的输入端应该分别接在a,b 上。

**图如下,可见,y1输出的全加器的和,y2输出的是进位。

真值表a b c y1 y20 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1逻辑函数,y1,y2各为四项,根据真值有可以自己写吧。

1、分析图4-77所示的电路的逻辑功能,写出y1、y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

3楼:黑豹

y1=abc+(a+b+c)y2`

y2=ab+ac+bc

电路功能是三人表决器。

两人以上通过,y2=1;y1是进一步表示细节,全部通过和只有一人通过,y1=1。

结合y1、y2的结果:

y1=0,y2=0,全票否决。

y1=1,y2=0,两票否决。

y1=0,y2=1,两票通过。

y1=1,y2=1,全票通过。

真值表自己做。

4楼:匿名用户

y1=a'b+ab'+ac

y2=a'b+ab'

写出图所示电路输出y1,y2的逻辑表达式

5楼:小溪

电路是3-8译码器:

y1=(y0`y2`y4`y6`)`=y0+y2+y4+y6=a`b`c`+a`bc`+ab`c`+abc`=c`

y2=(y1`y3`y5`y7`)`=y1+y3+y5+y7=a`b`c+a`bc+a`bc`+abc=c

分析下图所示电路的逻辑功能,并写出逻辑表达式. 20

6楼:哈哈呵呵你好

你好,这个电路的逻辑是~( ~(a|b)| ~(c|d))

急急急,求大神。如图分析下图所示电路的逻辑功能,并写出逻辑表达式。

7楼:哈哈呵呵你好

你好,分级分析里面的逻辑如下,

e=~(a|b)

f=~(c|d)

g=~(e|f)

然后输出是~g。

所以最后的表达式是

y=(~(a|b))|(~(c|d))

cmos电路功能扩展,试分析,写出y1~y2的逻辑表达式.已知电源电压vdd=10v,二极管的正向导通压降为0.7v.

8楼:西电喵星人

(a)a.b.c.d.e任何一端拉低,均会导致相同情况,也就是五个输入的与非门。

因此,y1=(a*b*c*d*e)~

(b)a.b.c任何一端拉低,都会在上面那个三输入与非门输出高电平,导致y2拉高;

d.e.f任何一端拉低,都会在下面那个三输入与非门输出高电平,导致y2拉高;

也就是两个三输入与非门,与两输入或门级联:

因此,y2=(a*b*c)~+(d*e*f)~

分析下图所示电路,写出z1、z2的逻辑表达式,列出真值表,说明电路的逻辑功能

9楼:小溪

z1=(y1`

y2`y4`y7`)`=y1+y2+y4+y7=a`b`c+a`bc`+ab`c`+abc

z2=(y1`y2`y3`y7`)`=y1+y2+y3+y7=a`b`c+a`bc`+a`bc+abc

abc z2z1

000 0 0

001 1 1

010 1 1

011 1 0

100 0 1

101 0 0

110 0 0

111 1 1

逻辑功能:全减器,a-b-c,c为低位的借位。

z1的逻辑功能,全减器的本位结果。

z2的逻辑功能, 全减器的向高位借位结果。

分析所示电路图的逻辑功能,要求写出逻辑表达式并写出真值表

10楼:我叹世人看不穿

当m为0时,无论输入为何值,总有f=0

当m为1时,输出等于输入, f= aim ai fn

0 0 0

0 1 0

1 0 0

1 1 1

函数表达式 fn=mai

11楼:匿名用户

fn=man,n=0,1,2,3

12楼:匿名用户

m=0 fn=0

m=1 fn=an n为0、1、2、3.

13楼:薛西轮

fx=m&ax 其中x为0.1.2.3

分析图4-77所示的电路的逻辑功能,写出YY2的逻辑

1楼 黑豹 y1 abc a b c y2 y2 ab ac bc 电路功能是三人表决器。 两人以上通过,y2 1 y1是进一步表示细节,全部通过和只有一人通过,y1 1。 结合y1 y2的结果 y1 0,y2 0,全票否决。 y1 1,y2 0,两票否决。 y1 0,y2 1,两票通过。 y1 1...

数字电子技术说明这,【数字电子技术】说明这a-f题CMOS门电路输出端的逻辑状态,写出相应输出信号的逻辑表达式。

1楼 小溪 你这些题目还真有问题。如果是ttl门电路,那好做,结果如后面描述。 但这些题目的输入端开路,据我所知cmos与门电路的输入端是不可开路的,否则输出高阻。除非教老师认可,悬空表示高电平输入? 如是如此的话, a y1 1 与非,输入为10 b y1 0 与非,输入为11 c y1 1 与,...