数字电路逻辑门中的三态门,数字电路 三态门电路 是什么原理?什么真值表??什么用??一定采纳

2020-12-01 21:59:53 字数 4502 阅读 1247

1楼:匿名用户

三态门,三态电路是一种重要的总线接口电路。这里的三态,是指它的输出既可以是一般二值逻辑电路的正常的“0”状态和“1”状态,又可以保持特有的高阻抗状态,第三种状态——高阻状态的门电路 (高阻态相当于隔断状态)。 处于高阻抗状态时,其输出相当于断开状态,没有任何逻辑控制功能。

三态电路的输出逻辑状态的控制,是通过一个输入引脚 实现的。当g为低电平输入时,三态电路呈现正常的“0”或“1”的输出;当g为高电平输入时,三态电路给出高阻态输出。

为什么在数字系统或者计算机硬件系统中大量使用具有三态门电路结构的芯片

2楼:匿名用户

数字系统的信息交流是通过总线实现的。总线上要挂上很多器件,每次只能有一个器件暂用总线,其他器件处于高阻状态,这就必须是三态门芯片

3楼:大庇天下旱士

这也是没有办法,技术的需要,还有就是很多都要用三门。

为什么在数字系统或者计算机硬件系统中大量使用具有三态门电路结构的芯片

4楼:匿名用户

这是因为这些硬件系统中存在总线结构的缘故。由于许多模块都挂在同一组总线上,所以需要通过三态门来选通或者关闭某些模块的总线连接。

数字电路 三态门电路 是什么原理?什么真值表??什么用??一定采纳

5楼:匿名用户

:http://****elecfans.***/article/88/131/sz/2010/20100228173583.html

三态门可输出的三种状态

6楼:喵喵喵

三态门电路也叫三态缓冲器,简称三态门,能输出第三种状态:高阻抗(高阻抗,电阻很大,相当于电路开路),即隔断状态。

三态门可被看成是一种控制开关,主要用于外部设备与处理器的连接,控制选通哪个设备。未选通的设备,三态门处于高阻抗,相当于没有与处理器连接,设备的信号不能传给处理器。若处理器只连接一个设备,就不需要三态门。

由子三态门具有控制信号是否通过的能力,所以常用三态门构造输入接口。en 作为三态门 的开关信号,控制三态门的导通和隔断。

当en 是高电位时,三态门导通,选中与之连接的设备,设备的信号可以通过三态门传给处理器。当en是低电位时,三态门 处于隔断状态,未选中与之连接的设备,设备的信号不能传给处理器。

扩展资料

典型应用:

1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线(放弃对总线的使用),以方便其他设备获得总线的使用权。

2、大部分单片机i/o使用时都可以设置为高阻输入,如陵阳,avr等等。高阻输入(类似于cmos输入阻抗)可以认为输入电阻是无穷大的,认为i/o对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。

7楼:赵赤赤

三态门可输出具有高电平、低电平和高阻抗三种输出状态的门电路。三态门是一种重要的总线接口电路。主要有晶体管-晶体管逻辑三态门电路和互补型金属-氧化物一半导体三态门电路,两种电路都是在普通门电路的基础上附加控制电路而构成的。

多用于各种集成电路中。

三态指其输出既可以是一般二值逻辑电路,即正常的高电平(逻辑1)或低电平(逻辑0),又可以保持特有的高阻抗状态。高阻态相当于隔断状态(电阻很大,相当于开路)。高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平。

处于高阻抗状态时,输出电阻很大,相当于开路,没有任何逻辑控制功能。高阻态的意义在于实际电路中不可能断开电路。三态电路的输出逻辑状态的控制,是通过一个输入引脚实现的。

三态门都有一个en控制使能端,来控制门电路的通断。 可以具备这三种状态的器件就叫做三态器件。当en有效时,三态电路呈现正常的“0”或“1”的输出;当en无效时,三态电路给出高阻态输出。

如果你的设备端口要挂在一个总线上,必须通过三态缓冲器。因为在一个总线上同时只能有一个端口作输出,这时其他端口必须在高阻态,同时可以输入这个输出端口的数据。所以你还需要有总线控制管理,访问到哪个端口,那个端口的三态缓冲器才可以转入输出状态。

这是典型的三态门应用。

8楼:倾城之恋

三态:高电平,低电平,高阻态。

e=0时,输出端处于开路状态,也称高阻状态,这种状态下,无论输入端是高电平还是低电平对输出都无影响;

e=1时,为工作状态,输入和输出为与非关系。

9楼:匿名用户

普通的ttl与非门其输出极的两个晶体管t4、t5始终保持一个导通,另一个截止的推拉状态。t4导通,t5截止,输出高电平y=1;t4截止,t5导通,输出低电平,y=0。三态门除了上述两种状态外,又出现了t4、t5同时截止的第三种状态。

因为晶体管截止时c、e之间是无穷大阻抗,输出端y对地、对电源(vcc)阻抗无穷大。因此这第三种状态也称高阻状态。

10楼:匿名用户

同时截止 输出高阻状态

与门,非门,或门,三态门里的&,≥1,1,1都是些什么意思,为什么要这么设计?

11楼:匿名用户

与门,非门,或门,这些文字表述都属于逻辑门运算电路的表达。“&”是逻辑门电路中的“与门”;“≥”是大于等于,是逻辑门电路中的“或门”;“1”表示“非门”。

而三态门主要有晶体管-晶体管逻辑(ttl)三态门电路和互补型金属氧化物一半导体(cmos)三态门电路,两种电路都是在上述普通门电路的基础上附加控制电路而构成的。

逻辑门是在集成电路上的基本组件。简单的逻辑门可由晶体管组成,这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。

逻辑运算又称布尔运算。布尔用数学方法研究逻辑问题,成功地建立了逻辑演算。布尔用等式表示判断,把推理看作等式的变换。

这种变换的有效性不依赖人们对符号的解释,只依赖于符号的组合规律,于是就这样产生了逻辑表达。

扩展资料:

逻辑门的种类:常见的逻辑门包括“与”门,“或”门,“非”门,“异或”(也称:互斥或)等等。逻辑门可以组合使用实现更为复杂的逻辑运算。

1、或门

或门又称或电路。如果几个条件中,只要有一个条件得到满足,某事件就会发生,这种关系叫做“或”逻辑关系。

具有“或”逻辑关系的电路叫做或门。或门有多个输入端,一个输出端,多输入或门可由多个2输入或门构成。只要输入中有一个为高电平时(逻辑1),输出就为高电平(逻辑1);只有当所有的输入全为低电平时,输出才为低电平。

2、与门

与门又称“与电路”。是执行“与”运算的基本逻辑门电路。有多个输入端,一个输出端。当所有的输入同时为高电平(逻辑1)时,输出才为高电平,否则输出为低电平(逻辑0)。

3、非门

非门又称反相器,是逻辑电路的基本单元,非门有一个输入和一个输出端。逻辑符号中输出端的圆圈代表反相的意思。当其输入端为高电平(逻辑1)时输出端为低电平(逻辑0),当其输入端为低电平时输出端为高电平。

也就是说,输入端和输出端的电平状态总是反相的。

4、与非门

由与门与非门组合而成。

5、或非门

由或门和非门组合而成。

12楼:一生一个乖雨飞

&是逻辑电路图中逻辑门的与逻辑运算符,≥1是或逻辑运算符,1是非门逻辑运算符。这是国家标准gb/t-4728的规定表示方法。

组成数字电路图的符号可以分为两大部分:一部分是各种数字电路和外围元器件符号,包括图形符号和文字符号;另一部分是导线、波形、轮廓等绘图符号。这些符号是绘制和解读数字电路图的基础语言,由国家标准予以统一规定。

逻辑电路图用各种图形符号表示门、触发器和各种逻辑部件,用线条把它们按逻辑关系连接起来,它是用来说明各个逻辑单元之间的逻辑关系和整机的逻辑功能的。

13楼:放手继续走

一种好记的符号而已(一本正经)。

>=1是什么意思呢,就是大于1或等于1嘛~表示一种"或"的逻辑,自然联想到或门

&就是与的意思,自然联想到与门

1表示1个输入,就猜到非门咯~

后来又多了些符号:

=1,长得和“或门 >=1”差不多却有些差异,好嘛~它是“异或”。

=是谁呢?我猜猜,长得和“或门”有几分相似只剩“=”,难道是同伙?

以上都是我瞎猜的。也有人讲表示输出为1时输入1的个数,按这个逻辑与门应该写2,非门写0,哈哈。

急!!数字电路综合题,求两题答案。求第一题分析,第二题是cmos三态门电路与非控制,当b=0时,y高阻态

14楼:黑豹

(1)第一级是比较器,负输入端电压高于正输入端电压,输出是低电平,约等于0v;第二级是施密特触发器形式的反相器,输出取反;第**是与门,“有 0 出 0 ”,输出为低电平,所以发光管是亮的。

其实只要根据最上面一个反相器输出是低电平就可以判断与门输出低电平。

(2)三态门表达:

y = a (b = 1);y = z (b = 0)。