1楼:永遠的太陽神
应该是封装库的路径没设置对,导致找不到封装(packager files not found)
setup/user preferences editor下找:
padpath,点击添加自己做的pad库路径;
p**path,点击添加自己做的pcb封装路径。
然后再导一次网表应该就行了。
2楼:波心荡
今天我的allegro导入网表也出现了这个问题,郁闷了好久,刚刚搞定了,解决办法发表在我的空间
http://user.qzone.**.***/986853950/blog/1422001150
3楼:匿名用户
检查一下,有元件的封装没有添加至pcb库中。
4楼:匿名用户
你好,你这是软件版本低的问题,我之前也是遇见这问题,库路径,环境变量都设置好还是不行。解决方法:1.
打补丁,网上有教程。2.安装高版本软件。
希望能够帮助你。希望采纳我的答案。
在cadence导入网络表时,出现如下错误:
5楼:匿名用户
修改pcb库的路径步骤
在allegro中,setup--user preferences,打开左边的”paths“菜单,点击library,要修改两个属性的路径,preference对应的”padpath“和”p**path“,在”value“栏中选择你自己创建的库的位置即可。
cadence导入网表时出现错误提示如下: 怎么解决
6楼:匿名用户
你好,你和我遇到的问题一样,你这是软件版本低的问题,我之前也是遇见这问题,库路径,环境变量都设置好还是不行。解决方法:1.
打补丁,网上有教程网页链接。2.安装高版本软件。
希望能够帮助你。希望采纳我的答案。
你好,我想问一下,为什么我在cadence导入网表时出现这样的错误,请问要如何解决呢?
7楼:懒人魚
从这份错误报告来看,有两个错误:
1、有器件没有对应的pcb封装,这要查看你的库链接是否正确,pcb封装名是否填对,如果没有pcb封装,需要做库。
你可以用文本编辑器打开env文件(路径在你home环境变量下的pcbenv文件夹下),检查以下这几行设置是否正确。
set padpath = d:\lib\pad ;;注:这指的是设置你的焊盘库路径
set p**path = d:\lib\p** ;;注:这指的是设置你的p**库路径
set devpath = d:\lib\dev ;;注:这指的是设置你的dev库路径
2、排除第一个错误后,再检查下你的原理图,管脚名是否有allegro不识别的非法字符,value有没有allegro不识别的非法字符,如果是导第一方网表,可查看log文件:***list.log来定位是那个器件导网表有问题。
这是导网表常出现的错误,需望能帮到你!
8楼:匿名用户
我之前也遇见这个问题了,搞了好长时间才解决。如果库路径和环境变量都弄好了的话,是你的软件版本低了。你可以打补丁或者安装更高的版本,问题就解决了。
打补丁的话,网上有教程。实测有效。
9楼:匿名用户
首先我想问你,你配置好元件库了吗?在allegro里面setup里面设置好路径,然后倒入capture生成的logic。我记得自己写过一篇博客,本想链接给你,找不到了,你度娘哈方法很多的。
10楼:青青河边草
就是库没设置好啦,你吧库的路径设置好了就可以了
在cadence的pcb editor中导入网表时出现如下问题,高手哥或姐帮忙解答一下吧!
11楼:
如你所说的哦,确实有非法的字符 ,看你的design name :“测试版副”,在设计中不能有中文出现否则会报错运行下去的。
在allegro导入网表时出现如下错误,是什么问题呀?之前在orcad原理图生成网表时已经ok了。
12楼:懒人魚
#1 error(1) syntax error : unexpected character
pin_number syntax error : expected '..' range specifier in line 321
file name : 'f:/myproject/allegro/pstchip.dat'
pin_number有非法字符,打开这个文件 'f:/myproject/allegro/pstchip.dat',找到321行,看看是那个器件的pin_number有非法字符,然后在原理图里修改这个器件的原理图库,再导一次网表,如还有其它错误,再看提示,一个个排查。
13楼:匿名用户
这个是pin-number语法错误,因为里面有'..',你可以查看下最新画好的元件里,哪有元件的管脚编号里有'..'出现。
cadence 在倒入网表时有警告和错误, 5
14楼:牛和牛奶
#1 warning(spmhni-192): device/symbol check warning detected.
warning(spmhni-194): symbol 'p_1x2' for device 'bott1_p_1x2_rts' not found in p**path or must be "dbdoctor"ed.
这种类型的错误,你要1.确认元件的封装名是否和库的封装名完全一样。2.确认下封装文件包括 .dra .p** .pad 这3个。
#4 warning(spmhni-192): device/symbol check warning detected.
error(spmhni-196): symbol 'sw_4' for device 'sw pushbutton_sw_4_sw pushbutto' has extra pin '3'.
error(spmhni-196): symbol 'sw_4' for device 'sw pushbutton_sw_4_sw pushbutto' has extra pin '4'.
这类错误是因为你的原理图中的器件管脚数和封装管脚数不一样。必须保证原理图中器件的管脚数对应封装的管脚数。比如你用一个按键,只用了2个引脚,原理图中也是两个引脚。
但实际封装是四个引脚,那么你就要改你原理图中的按脚为四个引脚。
15楼:匿名用户
整了好几个小时才搞定:-----出现 warning(spmhni-194): symbol 'p_1x2' for device 'bott1_p_1x2_rts' not found in p**path or must be "dbdoctor"ed.
--------1、先确认封装焊盘和封装元件(即pad,p**)的库已经放在了pcb的路径下;如果没有则设置一下:steup--->user preferences,在左方下拉菜单的paths----library,然后点右侧的padpath位置右键点击选择对应的pad放置文件夹位置;p**path右面点击元件封装的文件夹;
2.如果第1项还是未能导入,确认原理图封装名字和pcb封装的名字是否完全一样?
3、检查原理图的元件名或备注名是否有不合规字符,如空格,/等符号;
网页链接
cadence allegro中网络表导入时出错
16楼:匿名用户
路径是一样的。你做元件封装了吗?这个错误就是告诉你 你的库里没这个元件
allegro导入网表时的错误问题。
17楼:匿名用户
extra pin 说明你的原理图有50 个脚。 而封装只有48脚。检查下原理图,多余的引脚删掉。