制作PCB导入网络表时的为位置,pcb导入网络表时,出现如图的情况,

2020-11-22 19:37:58 字数 4053 阅读 3092

1楼:匿名用户

你可以试一下,在原理图里面更新pcb,也就是用用原理图里面的design下拉菜单的update pcb选项试一下。

我用这个办法在初次生成的时候所有元件都是排列好的,只有再更新的时候才会重叠。

2楼:王敬

关注,以前我也做过相关的工作,只不过现在都忘得差不多了!

pcb导入网络表时,出现如图的情况,

3楼:大金技术

图示这种情况不是“**被改了”,而是对网络表没做任何修改,又第二次或多次导入。

从第一张图看,你的原理图有多个问题,你在原理图界面做了修改或更正后,需要重新生成网络表,再到pcb界面去导入。如果做了修改后,没重新生成网络表(也就是等于“对该网络表没做任何修改”),就到pcb界面去再次导入,就会出现你图示的情况。当然,你不修改原理图,而是在pcb界面多次导入同一个网络表,也会出现你图示的情况。

希望能帮到你。

4楼:

检查sd-card的引脚和pcb的元件的管脚名称是否对应的上。可能是你不小心改了pcb的元件的pin脚名称了。

5楼:匿名用户

有些封装找不到 你如果自己做封装的话 是要把封装库加进你的pcb封装库 add按钮 加进来之后 就能找到了 然后就不会出错了

protel99se导入网络表,pcb上的元件都在屏幕之外,怎么把元件放在屏幕** 200

6楼:

protel99se中元件跑到屏幕之外是这个软件常有的缺陷。

你的问题主要是没有画出pcb板的边界框,在导入网络表之前必须在keepoutlayer上画出你的pcb的外框(粉红线),这个外框要是封闭的。然后再导入网络表,元件就自动放到外框的旁边了。

但是元件有时也会跑出去,处理的方法;点击下图箭头处选择,进入下图对话框。

在对话框中找到跑了的元件双击它,出现这个元件属性对话框。

这时这个元件的坐标往往是负的,修改它的xy坐标值(圈内所示)为正值,如10mm。然后点击ok元件就出现在你改的位置上了。

pcb导入网络表时,出现的问题

7楼:匿名用户

估计是封装的时候有问题啊!好好的细心的找问题!还有一点要装sp6才可以!总之两个字细心!

8楼:匿名用户

有的是节点没有找到(node not found)就是设计的节点标号和元件库的节点好不对应;有的是元件没有找到(***ponent not found),就是设计的封装库元件名称在元件库里面没有。第二个**的意思就是你没有改动,程序没有重新给你导入网络表。

在protel99se中怎么原理图生成的网络表导入pcb中

9楼:匿名用户

在原理图设计页面,单击某类元件,按pcb文档中的元件封装形式把每一个元件的“封装(footprint)”修改好。

单击菜单“设计(design)”\生成网络表(create ***list)\单击ok,生成一个同名的.***格式的文件。

打开.pcb文档,单击菜单“设计(design)”\导入网络表(load ***s),如果默认的***list file不是刚刚生成的文件,可以通过browse在之前保存的路径下选取。然后,单击“执行(execute)“进行导入,即可得到导入的元件封装。

也可以单击左下角的“高级(advanced)”,进行元件的属性集中修改。

怎样将网络表导入pcb?谢谢

10楼:尘埃开出花

1、点击file->import->logic...

2、在跳出的对话框中设置import路径为工程文件下的allegro文件夹。点击importcadence按钮。

3、等待进度条走完。

4、接着命令窗口就会显示导入完成。

11楼:tony罗腾

1、新建一个项目工程,和一个pcb文件,然后保存文件和项目。

2、选中新建的pcb的点击右键选中show difference选项,或是在新建pcb文件中,选择project->show difference选项。

3、在对比功能的对话框中,选中advance model模式;

4、在出现的两个对比窗口中,一边选择你的pcb文件,一边选择你要导入的网络表,然后按ok。

5、在出现的对话中,随便选择其中一个器件,点击右键,在弹出的菜单中选择update all in >> pcb document(……)

6、选择后,create engineering change…按钮(窗口的左下角)可以被使用,左击该按钮。

12楼:西门不败

pcb界面 在design 菜单 load ***s

13楼:匿名用户

要是楼主的原理图没错可以直接导入到pcb里,由飞线连接着的

14楼:匿名用户

你用的是什么画图软件,protel99?pads?allegro?

protel99se有哪两种方法制作pcb并载入网络表 20

15楼:匿名用户

1、在原理图界面下,用“设计”下的“更新pcb”。design-----update pcb

用这种方法,对99se而言,如果封装有错,回将不报错。

2、在答pcb界面下,用“设计”下的“载入网络表”。design-----load ***s

这种是最常用的,不仅可以报错,还会告诉你都是什么样的错误,便于找错。

唯一不同的是多了一步操作,需要先将原理图生成网络表。

16楼:匿名用户

正常和正确的情况下,它应该是所有的原稿有飞线(即,设备和设备之间的网络连接),说通俗点就是,你需要印在布上的飞线线的两个组成部分

阿尔法alpha

17楼:坏坏的爱

design-----update pcb

或者 新建一个pcb design-----load ***s

protel网络标号怎么导入pcb网络表时,与其相连的节点找不到 5

18楼:手机用户

可能是原理图中的网络标号位置没放好,例如网络标号偏离导线,软件生成网络表时识别不出来,重新调整网络标号位置,生成网络表导入pcb。

19楼:

如果网表里有的网络在pcb中找不到应该是原理图和pcb的库不一致

20楼:匿名用户

检查原理图吧,说不定写错名称或者忘了写,还有些网络标号如果没有连接相应元件,也是显示不出来的。

21楼:匿名用户

可能是原理图中的网络标号位置没放好,注意一定要放在引线上,希望可以帮助你!

allegro pcb 中导入网络表怎么把封装属性带进去?

22楼:匿名用户

建议用protel的dxp版本到处orcad的网表,然后再封装名前面加!,然后载入。处理封装的那两个路径外,同时还要设置device路径的,就是devpath路径。

祝你好运。

23楼:匿名用户

setup/ user preference,弹出的对话框中选择paths/ library,库路径需设置padpath、parapath、p**path三个,ok之后重启软件

24楼:

好像你的*** list文件就有问题吧,你说从protel生成的?网络表是要从schematic的软件生成的啊,再说了即使是allegro的网络表也应该有它的格式(3个.dat文件)。

你可以用的entry cis 产生一个网络表导入试试。网络表对了其实就是路径的设定:

padpath、

parapath、

p**path

devicepath

焊盘,封装都应该放在该路径下面,就ok了。

在cadence中导入网络表时,出现如下错误

1楼 永遠的太陽神 应该是封装库的路径没设置对,导致找不到封装 packager files not found setup user preferences editor下找 padpath,点击添加自己做的pad库路径 p path,点击添加自己做的pcb封装路径。 然后再导一次网表应该就行了。...